Datasheet Texas Instruments SN74F109DR — Datenblatt

HerstellerTexas Instruments
SerieSN74F109
ArtikelnummerSN74F109DR
Datasheet Texas Instruments SN74F109DR

Dual JK Positive-Edge-Triggered Flip-Flops mit klarem und voreingestelltem 16-SOIC 0 bis 70

Datenblätter

Dual J-K Positive-Edge-Triggered Flip-Flops w/Clear And Preset datasheet
PDF, 554 Kb, Revision: A, Datei veröffentlicht: Oct 1, 1993
Auszug aus dem Dokument

Preise

Status

Lifecycle StatusActive (Recommended for new designs)
Manufacture's Sample AvailabilityNo

Verpackung

Pin16
Package TypeD
Industry STD TermSOIC
JEDEC CodeR-PDSO-G
Package QTY2500
CarrierLARGE T&R
Device MarkingF109
Width (mm)3.91
Length (mm)9.9
Thickness (mm)1.58
Pitch (mm)1.27
Max Height (mm)1.75
Mechanical DataHerunterladen

Parameter

Bits2
F @ Nom Voltage(Max)70 Mhz
ICC @ Nom Voltage(Max)17 mA
Output Drive (IOL/IOH)(Max)-1/20 mA
Package GroupSOIC
Package Size: mm2:W x L16SOIC: 59 mm2: 6 x 9.9(SOIC) PKG
RatingCatalog
Schmitt TriggerNo
Technology FamilyF
VCC(Max)5.5 V
VCC(Min)4.5 V
Voltage(Nom)5 V
tpd @ Nom Voltage(Max)9.2 ns

Öko-Plan

RoHSCompliant

Modellreihe

Herstellerklassifikation

  • Semiconductors > Logic > Flip-Flop/Latch/Register > J-K Flip-Flop